ホーム > 製品情報 > 半導体デバイス > 株式会社立花エレテック

株式会社立花エレテック

株式会社立花エレテック

株式会社立花エレテック
TACHIBANA ELETECH CO.,LTD

http://www.tachibana.co.jp/

立花エレテックの半導体技術本部では、ASIC開発の実績を通じて培った技術力で独自に、ASSPの製品企画・設計を行っています。
(製造は国内大手半導体ベンダーです)

アプリケーション

  • 産業分野全般
  • アミューズメント
  • 自動販売機
  • 複合機
  • FA機器

製品

TIC81592GP-B プログラマブルI/Oエキスパンダー(I/O 拡張)&USART

イメージ画像

0.5mmピッチ / 100ピンQFP / 5V/3.3V対応IC / Pbフリー対応品

電源電圧3.3Vまたは5V単一

CPUインターフェース

  • 80系CPUと直結可能
  • 68系CPUと直結可能
  • シリアルバス・パラレルバス(8ビット)の選択

I/Oエキスパンダー(I/O 拡張)

  • 最大60ビットの入出力拡張可能
  • 各ビット毎に入力/出力設定可能
  • I/O端子CMOS入力
  • I/O端子駆動能力 IOL=9mA@5V/6mA@3.3V
  • 疑似Nchオープンドレインファンクション相当設定可能(L/Z出力:耐圧なし)
  • USART(同期・非同期通信) 最大3系統使用可能
  • 送受信各16バイトFIFOデータバッファ内蔵(USART1のみ)
  • 4ビットプリスケーラ&8ビットボーレートジェネレータ内蔵(USART毎に設定可)
  • 伝送速度 最大2Mbps(Xin=32MHz時)
  • 同期モード(USRT)時 データ長:8ビット固定
  • 非同期モード(UART)時 データ長:5~9ビット パリティビット:偶数/奇数/無し ストップビット:1ビット/2ビット

IrDA

  • IrDAフォーマットデータでの非同期通信(UART)が可能

高速アクセスタイム

  • ta(NRD-D) = 40ns(CL=100pF@5V)

技術資料

関連PDF:データシート(579KB)pdf

関連PDF:PIN配置図(86KB)pdf

TIC81594GP-B ID機能付きプログラマブルI/Oエキスパンダー(I/O 拡張)

イメージ画像

0.8mmピッチ 44ピンQFP / 5V/3.3V対応IC / Pbフリー対応品

電源電圧3.3Vまたは5V単一

CPUインターフェース

  • シリアルバスインターフェース

I/Oエキスパンダー(I/O 拡張)

  • 32ビットの入出力拡張可能
  • 各ビット毎に入力/出力設定可能
  • I/O端子CMOS入力
  • I/O端子駆動能力 IOL=9mA@5V/6mA@3.3V

技術資料

関連PDF:データシート(301KB)pdf

関連PDF:PIN配置図(81KB)pdf

TIC81595GP-B プログラマブルI⁄Oエキスパンダー(I/O 拡張)&UART

イメージ画像

※この製品はペンディング中です。

0.5mmピッチ 100ピンQFP / 5V/3.3V対応IC / Pbフリー対応品

電源電圧3.3Vまたは5V単一

CPUインターフェース

  • パラレルバス(16ビット/8ビット)
  • シリアルバスの選択
  • 80系CPUと直結可能
  • 68系CPUと直結可能

I/Oエキスパンダー(I/O 拡張)

  • 最大48ビットの入出力拡張可能
  • 各ビット毎に入力/出力設定可能
  • I/O端子CMOS入力

UART(非同期通信)

  • 最大4系統使用可能
  • 送受信各16バイトFIFOデータバッファ内蔵 (UART1のみ)
  • 3ビットプリスケーラ&8ビットボーレートジェネレータ内蔵 (UART毎設定可)
  • 伝送速度 最大2Mbps (Xin=32MHz時)
  • データフォーマット データ長:5~8ビット、パリティビット:偶数/奇数/なし、ストップビット:1ビット/2ビット

高速アクセスタイム

  • ta(NRD-D) = 40ns (C = 100pF@5V)

ページの先頭に戻る